I.T.U.

Faculty of Computer and Informatics

Computer Engineering



**Ders:** Sayısal Elektronik Devreleri

Kodu: ELE 322

Ad Soyad: Abdullah AYDEĞER

**Numara:** 040090533

Öğretim görevlisi: Devrim Y. AKSIN

**Asistan:** Pınar B. BAŞYURT

**Teslim Tarihi:** 04.03.2012

## İçindekiler

| Giriş          | 3 |
|----------------|---|
| Teknik Altyapı |   |
|                |   |
| Analiz - CMOS  |   |
| Tasarım - CMOS | 5 |
| Analiz – PMOS  | 8 |

## Giriş

Sayısal devre elemanları tasarlanırken en sık kullanılan elektronik eleman MOS'lardır. Bunun başta statik güç harcamaması, hızlı olması gibi birçok nedeni vardır. Bu ödevde de bizden verilen model parametreleri kullanarak belli koşulları sağlayan bir CMOS ve direnç yüklü PMOS evirici tasarlamamız istenmektedir.

## Teknik Altyapı

Teorik analizde bize yardımcı olması açısından verilen parametreler aşağıdaki gibidir;

- VTn= 0.475V; VTp= -0.452V  $t_{ox} = 4.08$ nm;  $\epsilon_0 = 8.85 \cdot 10^{-14}$  F/cm;  $\epsilon_{ox,r} = 3.9$
- $\mu_n = 433.55 \text{ cm}^2/(\text{V.s}); \ \mu_p = 95.38 \text{ cm}^2/(\text{V.s})$
- $V_{Tn} = 0.475V$ ;  $V_{Tp} = -0.452V$

Bu verilen parametrelerle simülasyon yapabilmek için ise LTSpice programı 0.18um parametreleriyle kullanılmıştır.

## **CMOS Evirici**

#### **Analiz - CMOS**

CMOS evirici devresinde iki MOS'u da aynı giriş gerilimi sürmektedir. Bu durumda bunların V<sub>GS</sub> gerilimleri ve V<sub>DS</sub> gerilimleri şu şekilde oluşmaktadır:

$$(0.1) V_{gsn} = V_I V_{dd}$$

(0.2) 
$$V_{dsn} = V_o$$
  $V_{dsp} = V_o - V_{dd}$ 

Bu formüller gereği  $V_{gs}$ 'lerin belli değerleri için MOS'lar kesimde olacaktır.  $V_i < V_{thn}$  olduğu durumda NMOS kesimdedir ve aşağıdaki formül geçerli olacaktır.

(1.1)  $I_1$ (aşağı yönlü akım) =  $I_2$  (yukarı yönlü akım)

Bu durum oluşmuşken NMOS için akım akmıyorsa yani  $I_1 = 0$  ise  $I_2 = 0$  olacaktır. O halde PMOS üzerinde herhangi bir gerilim düşümü yaşanmayacaktır. Bu durumda;

$$(1.2) V_o = V_{dd}$$

Bu görülen V<sub>dd</sub> değeri aynı zamanda bir devrenin verebileceği maksimum gerilimdir ( V<sub>oh</sub> ).

Bu durumun tersi olarak da giriş gerilimi V<sub>dd</sub>'ye yakın yani yüksek gerilimdeyken de PMOS kesimde olacak ve çıkış gerilimi aşağıdaki gibi olacaktır:

(2.1) 
$$V_0 = 0 = V_{01}$$

Bu görülen  $V_{dd}$  değeri ise aynı zamanda devrenin verebileceği minimum gerilim seviyesidir. (  $V_{ol}$  ).



Şekil 1. CMOS evirici

Diğer kritik noktalara da bakmak gerekirse;

 $m \emph{V}_{il}$ : Giriş — çıkış gerilimleri eğrisinin eğiminin "-1" olduğu ayrıca  $V_i < V_{th}$  olan noktadır. Bu nokta girişin lojik "0" olarak algılandığı en yüksek nokta olmasıdır. Bu noktadaki çıkış değeri de beklenildiği gibi yüksek anlamında verilebilecek en düşük gerilimdir ( $V_{ohmin}$ ).

Bu gerilim değeri hesaplanırken NMOS doymasız(satürasyon) bölgede PMOS ise doymalı(lineer) bölgede çalışmaktadır. Bu tranzistörler için akım formülleri yazılıp birbirine eşitlenirse;

(3.1) 
$$(\beta_n / 2) * (V_{qsn} - V_{tn})^2 = (\beta_p / 2) * (2* V_{ds} * (V_{qsp} - V_{tp}) - V_{ds}^2)$$

Burada 0.1 ve 0.2 formülleri gereği:  $V_{gsn} = V_{il}$   $V_{gsp} = V_{il} - V_{dd}$   $V_{dsp} = V_{dd} - V_{o}$  Ayrıca dVı / dVo = -1 denklemiyle birlikte 3.1 denklemi çözülürse aşağıdaki elde edilir:

(3.2) 
$$V_{ij} = (2^*V_o + V_{tho} - V_{dd} + \beta_n / \beta_p * Vtn) / (1 + \beta_n / \beta_p)$$

 $V_{ih}$ : Giriş – çıkış gerilimleri eğrisinin eğiminin "-1" olduğu ve  $V_i > V_{th}$  olan noktadır. Bu noktanın anlamı ise girişin lojik "1" olarak algılandığı en düşük nokta olmasıdır. Yine aynı şekilde bu noktadaki çıkış değeri de  $V_{olmax}$  olur.  $V_{il}$  hesaplanırken kullanılan denklemleri PMOS saturasyonda ve NMOS lineer bölgede için çözülürse  $V_{ih}$ 'nin denklemi elde edilir:

(4.1) 
$$V_{ih} = (V_{dd} + V_{thp} + \beta_n / \beta_p * (2*V_{cikis} + Vtn)) / (1 + \beta_n / \beta_p)$$

 $V_{th}$ : Eviricide bir başka önemli nokta da giriş gerilimi ile çıkış geriliminin eşit olduğu yani ideal eviricinin geçiş(1-0 veya 0-1) noktasıdır. Eviricinin bu noktadaki karakteri ideal eviriciyle göreceli olarak ne kadar iyi çalıştığının bir göstergesidir. Bu bölgede iki transistör de saturasyon bölgesinde çalışacaklarından ötürü ve  $V_o = V_I$  de düşünülerek:

(5.1) 
$$(\beta_n / 2) * (V_1 - V_{thn})^2 = (\beta_p / 2) * (V_1 - V_{dd} - V_{thp})^2$$

Bu denklemde elde edilen V<sub>1</sub> değeri V<sub>th</sub> değerine eşittir.

#### Tasarım - CMOS

Bu eviricide 0.18um'luk parametreler kullanıldığı için  $\mu_n$  ve  $\mu_p$  ile  $c_{ox}$  parametrelerini değiştiremiyoruz. Fakat  $\beta_n$  ve  $\beta_p$  ile oynayarak kritik gerilim değerleri üzerinde değişiklikler yapılabiliriz. Bu yüzden  $\beta_p$  ve  $\beta_n$  'yi değiştirmek için W ve L üzerinde oynama yapabiliriz.

Bu değerlerin getirilmek istendiği nokta ideal eviricinin bulunduğu noktadır ve soruda şöyle istenmiştir;

$$V_{th} = V_{dd}/2$$

Bu eşitlik 5.1 denkleminde yerine konursa;

(5.2) 
$$(\beta_n / 2) * (V_{dd}/2 - V_{thn})^2 = (\beta_p / 2) * (V_{dd}/2 - V_{dd} - V_{thp})^2$$

Burada tasarım için gerekli parametreler yerine konulduğunda;

$$\begin{split} &V_{Tn}{=}~0.475 \text{V;}~V_{Tp}{=}~-0.452 \text{V} \\ &\mu_{n}~=~433.55~\text{cm}^{2}/(\text{V.s});~\mu_{p}~=~95.38~\text{cm}^{2}/(\text{V.s}) \\ &t_{ox}~=~4.08 \text{nm;}~\epsilon_{0}~=8,85.10^{-14}~\text{F/cm;}~\epsilon_{ox,r}~=3.9 \\ &V_{DD}{=}~1.8~\text{V} \end{split}$$

$$\left( \begin{array}{l} \beta_n \ / \ 2 \right) * \left( \begin{array}{l} 0.9 - 0.475 \right) ^2 = \left( \begin{array}{l} \beta_p \ / \ 2 \right) * \left( \begin{array}{l} -0.9 + 0.452 \right) ^2 \\ \left( \begin{array}{l} \beta_n \ / \ 2 \right) * 0.18 = \left( \begin{array}{l} \beta_p \ / \ 2 \right) * 0.20 \\ \end{array}$$

Buradan  $\beta_n$  /  $\beta_p$  = 1 yaklaşık olarak alınabilir.

$$\begin{split} \epsilon_{ox} = \epsilon_{ox,r} & * \epsilon_0 \text{ buradan } \epsilon_{ox} = 3.45. \ 10^{-14} \text{ bulunur.} \\ c_{ox} = \epsilon_{ox} \ / \ t_{ox} \text{ buradan } c_{ox} = 0.84 \ * \ 10^{-5} \end{split}$$

Ayrıca 
$$\beta_n = \mu_n * c_{ox} * w_n / I_n$$
 buradan  $\beta_n = 0.36 * 10^{-5} * w_n / I_n$  
$$\beta_p = \mu_p * c_{ox} * w_p / I_p \text{ buradan } \beta_p = 0.08 * 10^{-5} * w_p / I_p$$

Burada  $\beta_n$  /  $\beta_p$  = 1 eşitliği kullanılırsa ve MOS'ların uzunlukları 0.18 um olarak aynı alınırsa  $w_p$  /  $w_n$  = 4.5 alınabilir. Bu durumda elde edilecek olan sonuçlar aşağıda görüldüğü gibi olacaktır.

Bu tasarımda  $_{1p}$  < 300psn koşuluyla ilgili de gerekli analizlerin yapılması gerekiyordu. Ancak süre yetmediğinden ve bu konuda pek bilgim olmadığından bu analizleri yapamadım.



Şekil 2. LTSpice CMOS Evirici Devre

Devredeki elektronik elemanlardan bahsetmek gerekirse,  $V_1$  giriş gerilimidir ve değeri 0'dan 1.8 Volta değişmektedir.  $V_2 = V_{dd} = 1.8$  Volt yani devreyi besleyen gerilimdir. NMOS'un  $I_n = 0.18e-6$   $w_n = 1e-6$  ve PMOS'un  $I_p = 0.18e-6$   $w_p = 4.5e-6$  girilmiş olup kullanılan kapasitansın değeri de C1 = 0.2fF'dır. Bu parametreler eşliğinde elde edilen giriş – çıkış gerilim grafiği aşağıdaki gibidir:



Şekil 3. CMOS evirici giriş-çıkış gerilim grafiği

# Direnç Yüklü PMOS Evirici

#### **Analiz ve Tasarım - PMOS**

Direnç yüklü PMOS örneği aşağıdaki şekilde görülmektedir. Bunun analizi CMOS eviriciye göre daha kolaydır.



Şekil 4. PMOS Evirici (direnç yüklü)

PMOS Vı giriş geriliminin yüksek değerleri için kesimde olacak ve akım akıtmayacaktır. O halde;

(1.1) 
$$V_0 = 0 = V_{ol}$$

Vı geriliminin düşük değerleri için ise CMOS'a benzer şekilde analizler yapılabilir.

Burada soruda verilmiş olan kısıtlamalara karşı tasarım yapmamız gerekmektedir. Kısıtlamalar;

- V<sub>OH</sub> ≥ 1.7V
- R = 10 kΩ

Bu kısıtlamalara uymak için  $V_{OH} = V_{dd} / \beta_p$  (  $V_{dd} - V_{THP}$  ) \* R +1

Burada 
$$\beta p = \mu p * \cos * wp / lp buradan \beta p = 0.08 * 10-5 * wp / lp$$

 $V_{OH}$  minumum olarak 1.7V ise bu değeri 1.7Volt alarak çözümü yapıp  $w_{_D}$  /  $I_{_D}$  değerini bulabiliriz.

1.7=1.8 /  $\beta p$  \* ( 1.8+0.452 ) \* 10000+1 buradan  $\beta p=0.02e$ -4 bulunmaktadır. Bu değeri elde etmek için ise  $w_{D}$  /  $I_{D}$  = 2.5 gibi bir değer çıkmaktadır. Bu değerlerle tasarım yapıldığında LTSpice'daki devre aşağıdaki gibi olacaktır:



Şekil 5. LTSpice PMOS(direnç yüklü) Evirici devresi

Bu devre simüle edildiğinde ise aşağıda görülen grafik çıkmıştır. Bu da istenilen sonucu yansıtmamaktadır. VOH >=1.7 Volt olamamaktadır.



Şekil 6. PMOS Evirici giriş-çıkış gerilim grafiği

Bu grafikte  $w_p$  /  $I_p$  oranı 2.5 değil de 25 verilseydi istenilen sonuç aşağıdaki gibi elde edilecekti;



Şekil 7. PMOS Evirici beklenen grafik

### **Yorum**

ilk ödevde CMOS Evirici ve direnç yüklü PMOS Evirici'yi hem teorik olarak kağıt üstünde tasarlayıp, gerekli işlemleri yaptım hem de LTSpice programı vasıtasıyla simülasyon ortamında tasarladım. CMOS Evirici'de herşey beklenen gibi gitti ve grafiği doğru bir şekilde elde ettim. Ancak PMOS eviricide grafiği beklediğim gibi alamadım, sanırım hesaplamalarımda bir hata oldu(10 kat gibi bir hata). Bu ödev benim "Sayısal Elektronik Devreleri" dersiyle alakalı pratik yapmama olanak sağladı. Ancak ilk ödev olmasına rağmen çok uğraştırıcı, vakit harcatıcı bir ödevdi.